您的位置:首页 >综合资讯 >正文

eda与fpga的关系(eda技术与asic设计和fpga开发有什么关系)

摘要 大家好,飞飞今天来为大家解答以下的问题,关于eda与fpga的关系,eda技术与asic设计和fpga开发有什么关系这个很多人还不知道,那么下面让我带...

大家好,飞飞今天来为大家解答以下的问题,关于eda与fpga的关系,eda技术与asic设计和fpga开发有什么关系这个很多人还不知道,那么下面让我带着大家一起来看看吧!

1、FPGA是现场可编程逻辑门阵列的简称,是电子设计的一个里程碑。

2、CPLD是复杂可变成逻辑器件的简称。

3、尽管FPGA和CPLD都是可编程ASIC器件,有很多共同特点,但由于CPLD和FPGA结构上的差异,具有各自的特点:1)、CPLD更适合完成各种算法和组合逻辑,FP GA更适合于完成时序逻辑。

4、换句话说,FPGA更适合于触发器丰富的结构,而CPLD更适合于触发器有限而乘积项丰富的结构。

5、 2)、CPLD的连续式布线结构决定了它的时序延迟是均匀的和可预测的,而FPGA的分段式布线结构决定了其延迟的不可预测性。

6、 3)、在编程上FPGA比CPLD具有更大的灵活性。

7、CPLD通过修改具有固定内连电路的逻辑功能来编程,FPGA主要通过改变内部连线的布线来编程;FP GA可在逻辑门下编程,而CPLD是在逻辑块下编程。

8、 4)、FPGA的集成度比CPLD高,具有更复杂的布线结构和逻辑实现。

9、 5)、CPLD比FPGA使用起来更方便。

10、CPLD的编程采用E2PROM或FASTFLASH技术,无需外部存储器芯片,使用简单。

11、而FPGA的编程信息需存放在外部存储器上,使用方法复杂。

12、 6)、CPLD的速度比FPGA快,并且具有较大的时间可预测性。

13、这是由于FPGA是门级编程,并且CLB之间采用分布式互联,而CPLD是逻辑块级编程,并且其逻辑块之间的互联是集总式的。

14、 7)、在编程方式上,CPLD主要是基于EEPROM或FLASH存储器编程,编程次数可达1万次,优点是系统断电时编程信息也不丢失。

15、CPLD又可分为在编程器上编程和在系统编程两类。

16、FPGA大部分是基于SRAM编程,编程信息在系统断电时丢失,每次上电时,需从器件外部将编程数据重新写入SRAM中。

17、其优点是可以编程任意次,可在工作中快速编程,从而实现板级和系统级的动态配置。

18、 8)、CPLD保密性好,FPGA保密性差。

19、 9)、一般情况下,CPLD的功耗要比FPGA大,且集成度越高越明显。

本文分享完毕,希望对大家有所帮助哦。

版权声明:本文由用户上传,如有侵权请联系删除!